Makefile:如何根据目标 运行 某些先决条件配方?

Makefile: How to run certain prereq recipe depending on target?

OBJLIST1=foo.o bar.o baz.o
    
target1: $(OBJLIST1)
    $(CC) $(CFLAGS) -c $^ -o $@

$(OBJLIST1) : $(OBJLIST1:%.o=%.c)
    $(CC) $(CFLAGS) -c $^ -o $@

target1-i: $(OBJLIST1)
    $(CC) $(CFLAGS) -c $^ -o $@

$(OBJLIST1) : $(OBJLIST1:%.o=%.c)
    $(CC) $(CFLAGS) -DSOME_MACRO -c $^ -o $@

我需要能够根据我调用的目标以不同方式编译目标文件列表。我不知道该怎么做,这给了我一堆错误,比如“重写目标的配方……”、“忽略目标的旧配方……”。我如何指定我想在目标命令中调用哪个配方?显然顺序没有太大变化。

您正在尝试以两种不同的方式构建同一个目标文件。这是模棱两可的(请参阅我在@kaylum 的回答中的评论)。我会尝试类似的东西:

SOURCES=foo.c bar.c baz.c

%_1.o : %.c
    $(CC) $(CFLAGS) -c $^ -o $@

%_2.o : %.c
    $(CC) $(CFLAGS) -DSOME_MACRO -c $^ -o $@

target1: $(SOURCES:%.c=%_1.o)
    $(CC) $(CFLAGS) -c $^ -o $@

target2: $(SOURCES:%.c=%_2.o)
    $(CC) $(CFLAGS) -c $^ -o $@

这给你:

$ make -n target1
cc  -c foo.c -o foo_1.o
cc  -c bar.c -o bar_1.o
cc  -c baz.c -o baz_1.o
cc  -c foo_1.o bar_1.o baz_1.o -o target1

$ make -n target2
cc  -DSOME_MACRO -c foo.c -o foo_2.o
cc  -DSOME_MACRO -c bar.c -o bar_2.o
cc  -DSOME_MACRO -c baz.c -o baz_2.o
cc  -c foo_2.o bar_2.o baz_2.o -o target2

您可以使用target specific variables设置相关变量。

下面的示例显示了如何将 EXTRA_FLAGS 添加到 target1-i 目标。

OBJLIST1=foo.o bar.o baz.o

target1: $(OBJLIST1)
    $(CC) $(CFLAGS) -c $^ -o $@

target1-i: EXTRA_FLAGS=-DSOME_MACRO
target1-i: $(OBJLIST1)
    $(CC) $(CFLAGS) -c $^ -o $@

$(OBJLIST1) : $(OBJLIST1:%.o=%.c)
    $(CC) $(CFLAGS) $(EXTRA_FLAGS) -c $^ -o $@